Am Dienstag, den 06.05.25 um 10:15 Uhr laden wir herzlich zum Abschlussvortrag der Bachelorarbeit von Herrn Mohamed Wassim Chebili in den Seminarraum des EIS (262A) ein. Das Thema der Bachelorarbeit lautet "Design and Implementation of a Processor Core Architecture for Accelerated Logic Simulation".
Mit der steigenden Komplexität von VLSI-Systemen wächst die Bedeutung und der notwendige Zeitaufwand für die Verifikation immer weiter. Diese Arbeit beschäftigt sich mit dem Entwurf und der Implementierung einer minimalen und spezialisierten Prozessorarchitektur zur beschleunigten Ausführung digitaler Logiksimulationen auf Gatterebene. Auf Basis der effizient codierten Instruktionsausführung der in der Abteilung entwickelten NanoController-Architektur wird dazu ein geeigneter LUT-basierter Prozessordatenpfad implementiert. Anhand einer beispielhaften Gatternetzliste wird die Funktionsweise der Architektur verifiziert und es wird eine erste Abschätzung der benötigten Hardwareressourcen zur ASIC-Implementierung des Prozessors vorgenommen. Der Prozessorkern kann in weiterführenden Arbeiten als Baustein für hochparallele Logiksimulationssysteme Anwendung finden.